爱看下载站为大家提供最全面的软件下载!

最近更新 热门排行

热门搜索:腾讯QQ有道词典Photoshop CS6盛名时刻表爱剪辑

当前位置:首页 ›› 行业软件 ›› 机械电子

ModelSim SE 10.5免费版 附安装教程ModelSim10.5破解版[下载地址]

ModelSim SE 10.5免费版 附安装教程
  • 授权方式:免费软件
  • 软件类型:国产软件
  • 软件语言:简体中文
  • 软件大小:596 MB
  • 推荐星级:
  • 软件厂商:Home Page
  • 更新时间:2020-12-12 20:33
  • 网友评论:0  条
  • 运行环境:WinXP, Win2003, Vista, Win7, Win8, Win10
好评:408
坏评:50
  • 本地下载文件大小:596 MB

  • 软件介绍
  • 软件截图
  • 相关文章
  • 下载地址

ModelSim10.5破解版是mentor graphics公司推出的一款仿真性能和调试能力的HDL语言仿真软件,提供友好的调试环境,个性化的图形界面和用户接口,包括性能分析、波形比较、代码覆盖、数据流chaseX、虚拟对象virtual object等多种调试功能。ModelSim10.5是其中一个比较经典的版本,性能稳定,因此这里为大家提供下载,小编还为大家准备了详细的ModelSim10.5安装教程,帮助大家更好的使用。

modelsim10.5安装破解教程

1.解压下载的软件,得到安装文件和破解文件

2.运行modelsim-win64-10.5-se.exe,如图,开始解压

3.解压完成,进入modelsim10.5安装界面,单击【下一步】

4.选择软件的安装目标位置,默认的是【C:\modeltech64_10.5】,可以单击【浏览】自定义

5.提示目录不存在,单击【是】创建目标目录

6.出现软件的许可协议界面,选择【同意】表示同意协议开始安装

7.开始安装,弹出是否创建桌面快捷的提示,我们选择会【是】

8.安装完成,单击【否】退出安装向导进程

9.在C盘根目录下新建一个flexlm文件夹

10.将Crack破解文件夹中的MentorKG.exe和patch64_dll.bat两个文件复制到软件安装目录下

11.双击运行刚才复制过来的patch64_dll.bat程序

12.等待patch64_dll.bat程序完成之后,会弹出一个以LICENSE.TXT文件命名的记事本文件

13.将LICENSE.TXT文件保存到C:\flexlm文件夹中

14.右击此电脑点击属性,进入高级系统设置窗口

15.打开系统“环境变量”选项,点击“新建”选项,在变量名中输入:LM_LICENSE_FILE,在变量值中输入:C:\flexlm\license.txt

16.如此,打开软件就可以免费使用了

软件功能

-采用直接编译结构,编译仿真速度最快

-单一内核无缝地进行VHDL和Verilog混合仿真

-与机器和版本无关,便于数据移植和库维护

-与机器无关的编译代码编于保护和利用IP

-简单易用和丰富的图形用户界面,快速全面调试

-Tcl/Tk用户可定制仿真器

-完全支持VHDL/Verilog国际标准,完全支持Verilog 2001

-支持众多的ASIC和FPGA厂家库

-集成的Performance analyzer帮助分析性能瓶颈,加速仿真

-灵活的执行模式,Debug模式可以进行高效的调试,效率模式大幅度提高仿真速度

-加强的代码覆盖率功能Code coverage,能报告出statement 、branch、condiTIon

- expression、toggle、fsm等多种覆盖率情况,进一步提高了测试的完整性

-同一波形窗口可以显示多组波形,并且能进行多种模式的波形比较(Wave Compare)

-先进的Signal Spy功能,可以方便地访问VHDL 或者 VHDL 和Verilog 混合设计中的下层模块的信号,便于设计调试

-支持加密IP

-集成的 C调试器,支持 用C 语言完成测试平台和模块;支持64位的OS

软件特点

一、高级代码覆盖率

ModelSim高级代码覆盖功能为系统验证提供了有价值的指标。所有覆盖信息都存储在统一覆盖数据库(UCDB)中,该数据库用于收集和管理高效数据库中的所有覆盖信息。

二、混合HDL仿真

全面支持Verilog,SystemVerilog for Design,VHDL和SystemC为单语言和多语言设计验证环境提供了坚实的基础。ModelSim易于使用且统一的调试和仿真环境为当今的FPGA设计人员提供了他们不断增长的高级功能以及使他们的工作高效的环境。

三、有效的调试环境

ModelSim调试环境为Verilog,VHDL和SystemC提供了广泛的直观功能,使其成为ASIC和FPGA设计的首选。

ModelSim通过智能设计的调试环境简化了发现设计缺陷的过程。ModelSim调试环境有效地显示设计数据,以便分析和调试所有语言。

ModelSim仿真教程

1、File——New——Project——设置工程名和路径——点击OK

2、点击Create New File——设置文件名——Add file as type设置为Verilog——点击OK

3、再次点击Create New File——设置测试文件名——Add file as type设置为Verilog——点击OK

4、双击两个文件进行编辑

5、编译:在任一文件上右击,选择Compile——Compile All:编译成功则如下图所示

6、选择Simulate选项里的Start Simulation——点击work左侧的+号,点击测试文件(示例的tb_led)——Design Unit(s)栏目则会出现work.tb_led(即将测试文件加入仿真)——点击OK

7、在下图所示的tb_led文件上右击选择Add to——wave——All items in design——则Wave-Default出现红框的内容

8、点击上图中(类似书本)Run-All按钮,则开始进行仿真,得到仿真波形如上图所示。

修改源代码重新仿真

Break仿真原波形——选择左下方的Projects,双击文件进行修改保存——编译(可以选择只编译修改的文件)——选择Simulate选项里的Restart,点击Run-All——得到修改后的仿真波形

下载地址
ModelSim SE 10.5免费版 附安装教程
本地联通下载
本地移动下载
本地电信下载
本地迅雷下载

软件评论

请自觉遵守互联网相关政策法规,评论内容只代表网友观点,与本站立场无关!

  验证码:  
推荐下载